FPGA-jätten har på kort tid gjort tre förvärv för att stärka IP-portföljen när det gäller byggblock för kommunikation på 40G, 100G och 150G i stamnäten. Efter Omiino och Modelware meddelade företaget igår att även Sarance förvärvats.
Även om konkurrenten Altera också gjort förvärv inom området ser Xilinx ut att vara den aggressivare av de två, med tre förvärv inom loppet av några veckor. Företaget kan nu erbjuda byggblock för allt från det fysiska lagret (opto) via paketprocessning till Ethernetprotokollet (Interlaken, MAC och High-Bandwidth Bridge). Xilinx har därmed skaffat sig en samling byggblock som ska räcka hela vägen upp till 400 Gbit/s.
Dit är det dock några år. Än så länge ligger datatakterna på 40 Gbit/s och 100 Gbit/s. Det senare är vad Xilinx FPGA:er klarar av idag även om det då behövs tio serdesblock om 10 Gbit/s vardera.
I den nya generationen av Virtexkretsar som är på väg ut finns Serdesblock som klarar lite drygt 25 Gbit/s, vilket gör det betydligt enklare och energisnålare att hantera 100 Gbit/s. Då blir också FPGA:er ett reellt alternativ till de asicar och nätverksprocessorer som används idag.